Vivado 是由 Xilinx 开发的综合设计环境,可用于设计、仿真和实现 FPGA 和 SoC 应用程序。本指南旨在帮助用户了解 Vivado 的基本功能和如何使用它们。

第一章介绍了 Vivado 的概述和系统要求。

第二章介绍了 Vivado 的安装和许可证管理。

第三章介绍了 Vivado 的项目管理功能,包括创建、打开、保存和关闭项目。

第四章介绍了 Vivado 的设计流程,从创建设计到生成比特流文件。

第五章介绍了 Vivado 的仿真功能,包括仿真设置、仿真运行和波形查看器。

第六章介绍了 Vivado 的综合和实现功能,包括综合设置、实现设置和生成比特流文件。

第七章介绍了 Vivado 的调试功能,包括调试器、系统监视器和硬件调试器。

第八章介绍了 Vivado 的 IP 集成功能,包括 IP 核的搜索、添加和自定义。

第九章介绍了 Vivado 的版本控制功能,包括项目版本控制和 IP 核版本控制。

第十章介绍了 Vivado 的脚本功能,包括 Tcl 脚本和批处理模式。

第十一章介绍了 Vivado 的报告和分析功能,包括设计摘要、时序分析和功耗分析。

第十二章介绍了 Vivado 的自动化功能,包括批量生成比特流文件和批量运行仿真。

第十三章介绍了 Vivado 的扩展功能,包括使用第三方工具和语言。

本指南还包括附录,其中包括 Vivado 的快捷键和命令参考。

本指南适用于 Vivado 2019.1 版本及以上。


原文地址: https://www.cveoy.top/t/topic/ncHU 著作权归作者所有。请勿转载和采集!

免费AI点我,无需注册和登录