在现代战争中,干扰信号常采用主副瓣复合干扰的方式进入雷达接收机,使得目标被干扰信号掩盖或难以分辨,对雷达工作造成了极大的干扰。为了解决这个问题,空域自适应对消、盲源分离、特征投影矩阵预处理等算法被提出。然而,通过文献检索,发现这些算法在实现上存在较大的空白。基于FPGA的实现的斜投影矩阵实现在文献查找中见到报道,这也表明了雷达投影滤波在硬件实现上的空白。同时,基于雷达抗主瓣干扰的重要性,恰恰体现了研究雷达斜投影矩阵硬件实现的意义。因此,本项目的主要目的在于: (1)研究基于投影滤波算法的雷达抗主(副)瓣干扰的相关理论,并实现对雷达干扰信号回波的处理。本项目重点在于利用雷达斜投影滤波算法实现针对雷达主瓣干扰的抗干扰性能分析及仿真; (2)实现基于FPGA平台的雷达投影滤波算法。本项目将利用FPGA实现现代雷达主瓣抗干扰斜投影滤波系统级应用构建。


原文地址: https://www.cveoy.top/t/topic/edg0 著作权归作者所有。请勿转载和采集!

免费AI点我,无需注册和登录