对下面一段话进行降重重复率不要超过20:图 3是3×3图像卷积运算的原理图。可以看出为了实现卷积运算需要做乘法和加法运算如果直接采用分立的D触发器和加法器以及乘法器来完成卷积运算结构 会很复杂。在此采用宏功能模块中的可编程乘加器模块和可编程多路并行加法器模块Parallel_add实现卷积运算大大简化了设计。使用可编程多路并行加法器Parallel_add宏功能模块时可以自由设计输入数据位宽累加数
图3展示了3×3图像卷积运算的原理。卷积运算需要进行乘法和加法运算,但使用分立的D触发器、加法器和乘法器会导致结构复杂。因此,采用宏功能模块的可编程乘加器和可编程多路并行加法器Parallel_add来简化设计。Parallel_add模块可以自由设计输入数据位宽、累加数据个数、输入数据类型、时钟控制端口和异步清零端口等,方便生成所需的加法器模块。为了实现卷积运算中的加权和运算,使用宏功能模块生成的3个乘加器,每个乘加器包含3个乘法器和1个加法器。图像数据从dataa输入,与固定的模板系数datab_0,datab_1,datab_2相乘,并送给加法器完成加法运算。采用3个这样类似的Altmult_add模块并联时,即可实现Laplacian算子的运算。
原文地址: https://www.cveoy.top/t/topic/cvUE 著作权归作者所有。请勿转载和采集!