利用现有设备DB2C8核心板,通过扩展口连接信号放大电路和A/D转换电路,将A/D转换的数据传送到FPGA芯片EP2C8Q208。采样时钟由FPGA控制,利用FPGA的FIFO存储器存储A/D转换的数据,并通过串口通信实时传输。FPGA仿真波形如图7所示。FIFO为异步读写,写时钟速率为8kHz,读速率为60MHz,串口通信波特率设置为115200b/s,如图7所示。本采集系统在FPGA的控制下能够快速、便捷地采集心音信号数据,由采集的数据画出的波形如图8所示。本系统数据传输速率高,能在噪声背景下提取出有用的心音信号,使得心音的采集更加方便,心音库的建立变得切实可行。

对以下文字进行重写对下面文字进行降重结 合 项 目 的 现 有 设 备 DB2C8 核 心 板 将 信 号 放 大 电路 和 AD 转 换 电 路 经 过 DB2C8 核 心 板 的 扩 展 口 把 AD 转 换 的 数 据 传 送 到 FPGA 芯 片 EP2C8Q208 AD 转 换的 采 样 时 钟 由 FPGA 来 控 制 利 用 FPGA 的FIFO 存 储 器 存 储 AD 转 换

原文地址: http://www.cveoy.top/t/topic/cFmj 著作权归作者所有。请勿转载和采集!

免费AI点我,无需注册和登录